当前位置: 首页 > 范文大全 > 公文范文 >

一种新型高精度CMOS带隙基准源的设计

时间:2022-03-21 08:28:03  浏览次数:

摘 要:提出一种标准CMOS工艺结构的低压、低功耗电压基准源,工作电压为5~10 V。利用饱和态MOS管的等效电阻特性,对PTAT基准电流进行动态电流反馈补偿,设计了一种输出电压为1.3 V的带隙基准电路。使输出基准电压温度系数在-25~+120 ℃范围的温度系数为7.427 ppm/℃,在27 ℃时电源电压抑制比达82 dB。该基准源的芯片版图面积为0.022 mm2,适用于低压差线性稳压器等领域。

关键词:带隙基准源; 温度系数; 动态反馈补偿; CMOS

中图分类号:TN710 文献标识码:A

文章编号:1004-373X(2010)14-0007-03

Design of a Novel CMOS Band-gap Voltage Reference with High Precision

NIU Zong-chao, YANG Fa-shun, DING Zhao, WANG Ji-shi, MA Kui, ZHANG Zheng-ping

(College of Science,Guizhou University, Guiyang 550025, China)

Abstract: A low-voltage low-power consumption reference source with standard CMOS technology is studied, whose operating voltage is 5~10V. The dynamic current feedback compensation is performed with equivalent resistance characteristic of saturated MOS for the PTAT current, and a band-gap reference circuit with output voltage of 1.3V is designed. The output reference voltage temperature coefficient of 7.427in -25~ 120 ℃, a PSRR up to 88dB at 27 ℃, the occupied chip area is 0.022.It is fit for the field of low dropout regulator and so on.

Keywords: band-gap reference; temperature coefficient; dynamic feedback compensation; CMOS

0 引 言

模拟电路中广泛地包含电压基准(reference voltage)和电流基准(current reference)。在数/模转换器、模/数转换器等电路中,基准电压的精度直接决定着这些电路的性能[1]。这种基准应该与电源和工艺参数的关系很小,但是与温度的关系是确定的。在大多数应用中,所要求的温度关系通常分为与绝对温度成正比(PTAT)和与温度无关2种[2]。

近年来有研究指出[3],当漏电流保持不变时,工作在弱反型区晶体管的栅源电压随着温度升高而在一定范围内近似线性降低。基于该特性,带隙基准源所采用的基极-发射极结可以被工作在弱反型区的晶体管代替产生低温度系数的基准源[4]。文献[5]中提到采用该设计原理的基准源,利用0.13 μm工艺的低阈值电压NMOS管和衬底调整的PMOS管实现其中的放大器。本文所采用的基准源电路利用传统带隙基准源的核心电路原理,通过饱和状态MOS等效电阻对PTAT电流动态反馈补偿,基本实现了基准源的稳定要求。

1 带隙基准源的基本原理

带隙基准源可以在0~70 ℃的温度范围内有10 ppm/℃的温度系数[6]。由室温下温度系数为-2.2 mV/℃的PN结二极管产生电压为VBE。同时也产生一个热电压VT(VT=kT/q),其与绝对温度(PTAT)成正比,室温下的温度系数[7]为0.085 mV/℃,则输出电压为:

VREF=VBE+KVT (1)

将式(1)对温度求导,用VBE和VT的温度系数求出理论上不依赖于温度的K值。为了达到所希望的性能,更详细地分析VBE与温度的关系是必须的。带隙基准就是将负温度系数的电压与正温度系数的电压加权相加来抵消温度对输出电压的影响。

1.1 负温度系数电压的产生[7]

双极晶体管的基极-发射极电压具有负温度系数,或者说PN结二极管的正向电压具有负温度系数。从文献[8]可得到与温度的关系式:

VBE(T)=VBG-(VBG-VBEO)TT0-(η-α)VTlnTT0 (2)

式中:η为与三极管结构有关的量,其值大约为4;α为与流过三极管的电流有关的一个量,当PTAT电流流过三极管时α为1,当与温度不相关的电流流过三极管时为0;T0为参考温度;VBG为硅的带隙电压。由式(1)可以看出VBE是一个具有负温度系数的电压。

1.2 正温度系数电压的产生

两个三极管工作在不同的电流密度下,它们的基极-发射极电压的差值与绝对温度成正比。如果两个同样的三极管(IS1=IS2),偏置的集电极电流分别为nI0和I0,并忽略他们的基极电流,那么:

ΔVBE=VBE1-VBE2=VTlnnI0IS1-VTlnI0IS2=Kln nqT(3)

式中:ΔVBE表现出正温度系数,而且此温度系数是与温度无关的常量。

1.3 一阶温度补偿带隙基准源[8]

将正、负温度系数的电压加权相加,就可以得到一个近似与温度无关的基准电压。常见的一阶可调基准源电路如图1所示。

IM1=IR0+IQ1=VBE1R0+1R1VTln N (4)

VBEF =IM3R3=IM1R3=(VBE1R0+1R1VTln N)R3

=[VBE1+(R0R1)VTln N]R3R0(5)

式中:N为Q2与Q1的发射结面积之比,式(4)中第一项具有负的温度系数,第二项具有正、负温度系数,合理设计R0与R1的比值和N的值,就可以得到在某一温度下的零温度系数的一阶基准电压。式(5)中方括号内是约为1.25 V的一阶温度无关基准电压,通过调节R2/R0的比值,可以得到不同大小的基准电压。

图1 一阶可调基准源电路

2 电路结构及原理分析

图2为本文设计的基准源整体电路图,包含带隙核心电路、反馈补偿电路和启动电路。其中虚框a为带隙核心电路,虚框b为偏置及反馈补偿电路,虚框c为基准源启动电路。

图2 基准源整体电路图

2.1 带隙核心电路

图2中,由MP1~MP3,MN1,MN2,R1,R2和Q1,Q2组成的电路构成带隙核心电路。输入晶体管的偏置电流由PMOS电流源提供,可通过减小其电流,而不是减小其宽长比来降低负载器件的gm,从而增加其差动放大增益。

其中MP1,MP2,MN1,MN2均工作在饱和状态,MP1,MP2复制了Iout,从而确定了IREF。从本质上讲,IREF被“自举”到Iout。选择一定的MOS管尺寸,如果忽略衬底沟长长度调制效应,则有Iout=KIREF,因为每个二极管连接的器件都是由一个电流源驱动的,故IREF和Iout与VDD无关,左右两支路永远维持这两个电流值。双极晶体管Q1和Q2工作在不同的电流密度下,它们的基极与发射极间的电压差与绝对温度成正比。将与电源无关的偏置电路与双极晶体管结合,得到带隙核心电路。

假设MP1,MP2 和MN1,MN2均为相同的对管,将PTAT电流IP3加到基极-发射极电压上,因此输出电流为:

IPTAT=ΔVBER1=VTln NR1 (6)

PTAT基准电流IMP3PTAT(与绝对温度成正比)通过R3产生输出基准电压。

2.2 自偏置电路及反馈补偿电路[9]

为了提高电源电压抑制,该设计对核心电路和运放的电源电压进行了调节,由MOS管的电流电压特性可知,当VDS≥VG-VTH时器件工作在饱和区,有:

ID=12μnCox(WL)(VGS-VTH)2 (7)

对其求导得:

gm=IDVGS|VDS=μnCox(WL)(VGS-VTH) (8)

式中:VGS为栅源电压;VTH为阈值电压。

因为栅漏短接,故MN3,MN5一定处于饱和状态,它们均可作为一个阻值由过驱动电压控制的等效电阻,定义MN3和MN5的等效电阻分别为RN3和RN5,则可将MN3与R3视为并联电阻RX,如果VOUT增大,则RN3减小,并联电阻RX减小,从而使PTAT基准电流通过MN3分流一部分;同样原理适用于MN5和MN6,达到抑制补偿输出电压,使基准源输出电压稳定。其中MP4和MP5为MN3提供偏置电流,但使用这种“自偏置电路”会带来电路的启动问题。

2.3 启动电路

在基准源电路中需要启动电路使得系统上电时电路能够进入正常的工作状态,而自偏置放大器电路往往也存在启动问题。当电路处于非工作状况时,放大器的输入端电压初始值为零,而输出电压由于寄生电容的存在可能位于一个比较高的电势,当电源接通后不但放大器的偏置电路为截止状态,而且基准源的核心电路也无法正常启动。本文设计的启动电路则可以同时满足放大器和核心电路的启动要求,它由MP6~MP8,MN7,MN8,R4,R5构成。

当电源接通后,启动电路提供了放大器输出端到地的通路,从而拉低了核心电路中MP1~MP3的栅极电势,放大器的偏置电路开始工作,同时基准源的MP1和MP2支路中流过的电流也随之增大,使得放大器的输入端电势上升,这样放大器进入高增益工作区,带动基准源电路开始正常工作。

电路刚启动时,使MP7和MP8饱和,保证MN8栅极有足够高的开启电压,当MN8导通时, 一个小的导通电流流过运放, 启动带隙电路。电路开启后, 虚框b部分电流镜像电路将输出电流进行镜像,给启动电路提供偏置,偏置电流使MP6导通,从而MN7的栅极电压升高, MN7导通,由于MN8的电阻很大,导致MN7漏极电压很低,从而关断MN8,使启动电路(虚框c)两端电压降低而停止工作。

3 仿真结果与分析[10]

图3说明了该基准源对电压的抑制效果。根据仿真数据,在所取5~10 V的输出电压范围经计算基准电压电源抑制比为82 dB。图4为Cadence下的温度仿真曲线,根据所要求取的温度范围在-25~+120 ℃,计算得温度系数为:TCF=7.427 ppm/℃。

图5为整体电路的版图设计[11],面积近似为0.022 mm2。

4 结 语

本文通过对传统带隙基准源的基本原理分析,设计的基准电路工作电压为5~10 V,通过饱和状态MOS等效电阻对PTAT电流反馈补偿,得到了82 dB的电源电压抑制比和低于7.427 ppm/℃的温度系数,版图面积0.022 mm2。该电路产生的基准源电压基本满足普通应用要求。

图3 基准电压与电源的关系曲线

图4 温度仿真曲线

图5 整体版图设计

参考文献

[1]陈友福,李平,刘银,等.一种新型的BiCMOS带隙基准电压源[J].微电子学,2006,36(3):381-384.

[2]毕查德•拉扎维.模拟CMOS集成电路设计[M].西安:西安电子科技大学出版社,2002.

[3]ALLEN Phillip E. HOLBERG Douglas R. CMOS模拟集成电路设计[M].北京:电子工业出版社,2006.

[4]FILANOVSKY I M,ALLAM A. Mutual compensation of mobility and threshold voltage temperature effects with applications in CMOS circuits[ J] . IEEE Trans Circuits Syst I

,2001,48(7):876-882.

[5]YTTERDAL T. CMOS bandgap voltage reference circuit for supply voltages down to 0.6 V[ J] . Electron Lett., 2003,39(20):1427.

[6]RAZAVI B. Design of analog CMOS integrated circuits [ M] . New York: McGraw-Hill Companies, 2001:377-404.

[7]SANSEN W M. Analog design essentials [M] . Netherlands:Springer, 2006.

[8]WILLY Sansen.模拟集成电路设计精粹[M].北京:清华大学出版社,2008.

[9]HOON Siew Kuok. An improved bandgap reference with high power supply rejection[ J] . IEEE, 2008, 47(2): 297-302.

[10]GIUSTOLISI G, PALUMBO G. Detailed frequency analysis of power supply rejection in brokaw Bandgap[ C] //Proc.IEEE Intl.Symp.Circ.and Syst.[ S.l.] : IEEE. 2001: 1731-1734.

[11]ALAN Hastings.模拟电路版图艺术[M].王志功,译.北京:清华大学出版社,2007.

推荐访问: 基准 设计 CMOS